ZEROPLUS台湾孕龙逻辑分析仪
LAP-C(16032)逻辑分析仪
LAP-C(16032)逻辑分析仪可代替LAP-16032U,LAP-16032U停产。
特点
.内部取样频率:100Hz~100MHz
.内存容量:512Kbits
.每信道内存深度:32Kbits
.触发通道 :16CH
.PC-Based界面
.采USB1.1(2.0)传输供电
Free - |
7-SEGMENT LED、IIC、SPI、UART |
Option - |
1-WIRE、3-WIRE、AC97、ARITHMETIC LOGIC、CAN 2.0B 、CCIR656、DIGITAL LOGIC、DIGRF、DMX512、DSA、FLEXRAY 2.1A、HDQ、IIS、IRDA、JK FLIP-FLOP、JTAG 2.0、LCD 12864、LCD1602、LIN 2.1、LPC、LPC-SERIRQ、MANCHESTER、MICROWIRE、MII、MILLER、MOD、NEC PD6122、PCM、PECI、PM 1.1、PS/2、PSB、S/PDIF、SD2.0/SDIO、SIGNIA 6210、SLE4442、SM2.0、SSI、ST、ST7669、USB 1.1 、LAP-PCI-M、UPDOWNCOUNTER、MODIFIED MILLER、ISO7816 UART |
【 产品规格 】LAP-C(16032)逻辑分析仪 |
取样频率 |
内部(时序)(异步)100Hz~100MHz 外部(状态)(同步)75MHz |
待测信号 |
频宽 75MHz 触发电压范围 -6V~+6V 触发电压分辨率 ±0.1V |
内存 |
内存容量 512Kbits 每信道内存深度 32Kbits (Max 8Mbits for compression) |
触发 |
触发方式 Pattern/Edge 触发通道 16 CH 预先/延后触发 YES 触发阶层 1 Level 多次触发 1~65535 |
软件功能 |
波形数据压缩 Max 8Mbits 时基范围 波形垂直缩放比例 操作接口 波形触发分页最大值 波形宽度显示 波形限定子及延迟 波形触发延迟 可增加定位棒 定位棒自动贴进功能 软件自动升级 可选择分析数据的范围 资料统计 自动存档 波形限定子分隔棒 总线分析 数据比对 总线Latch功能 总线封包列表功能 封包列表汇出功能 |
电源 |
电源USB (DC 5V, 500mA) 静态消耗功率 1W 瞬间最大消耗功率 2W |
其它 |
系统支持 Windows 98SE / ME / 2000 / XP / Vista 相位误差 < 1.5ns 最大输入电压 ±30V 输入阻抗 500KΩ/10pF 安规认证 FCC / CE / WEEE / RoHS |
【 电气规格 】LAP-C(16032)逻辑分析仪 |
项目 |
Min |
Type |
Max |
工作电压 |
4.5V |
5, V |
5.5V |
静态消耗电流 |
– |
– |
200mA |
工作消耗电流 |
– |
– |
400mA |
静态消耗功率 |
– |
– |
1W |
工作消耗功率 |
– |
– |
2W |
相位误差 |
– |
– |
1.5ns |
量测信道输入电压 |
-30V |
– |
+30V |
参考电压 |
-6V |
– |
+6V |
输入阻抗 |
– |
500KΩ/10pf |
– |
工作温度 |
5℃ |
– |
70℃ |
储存温度 |
-40℃ |
– |
80℃ |
产品特色
具有外部按钮执行逻辑分析仪取样功能
在孕龙逻辑分析仪的硬件上,有一个START的按钮,当逻辑分析仪软件在开启的状态,可利用此按钮来让逻辑分析仪执行取样的动作。此按钮能让您更快速的操作逻辑分析仪取得被测物的资料。
压缩技术
孕龙科技推出波行压缩专利技术,可以在不增加内存的状况下获取更长的波形资料。For Example:设定内存深度为1M,取样率为50MHz。未开启压缩功能时仅可撷取20.972ms,若开启压缩功能后,以同样记忆深度为1M,取样率为50MHz进行取样,则可以将波形时间增加至3.999s,大大的提升了撷取数据量。
信号滤波延迟
孕龙科技推出了信号滤波延迟专利技术,信号滤波功能可以将讯号进行条件式的撷取,如下图所述,将A1通道设定滤波条件为高准位,透过上下并列窗口的比较可明显看出两者间的差异,而信号滤波延迟则是能够将信号滤波的条件更加灵活化,使用者可自行设定过滤的时间状态。
For Example:客户端有一组DUT出现Bug,Bug的内容是当程序读取的时候可能会出现读取错误的情况,此时就可以利用信号滤波延迟进行条件式的撷取,藉此进行Bug分析 (读取状态为0X5A、读取命令周期为10us)透过信号滤波延迟功能,逻辑分析仪就可以只针对当0X5A的数值出现后仅撷取命令时间10us,进而分析Bug的发生问题。
触发分页技术
孕龙逻辑分析仪加入了触发分页(Trigger Page)的专利技术,Trigger Page简单的说就是将连续又漫长的讯号数据分页。
以目前所设定的内存长度为一页,触发点的所在即为第一页,分析完第一页的数据后,只要被测物的数据每一次都是相同的,且触发状态设定不变,就可以将Trigger Page设为2再重新启动逻辑分析仪,待逻辑分析仪停止撷取数据且完成显示时,波形显示区内的内容即为第二页的数据,第二页的数据就是紧接着第一页结束后的数据。
For Example:设定记忆深度为32K、取样率为200MHz,设定触发分页为1,所撷取讯号的结束点为147.465us,而数据为0X47的前半段,再以相同记忆深度与取样率进行撷取,设定触发分页为2时,所撷取讯号开始点为触发分页1时的结束点147.465us,此时可看见资料0X47的后半段。
触发次数计算
孕龙逻辑分析仪加入了触发次数计算(Trigger Counter)的技术,Trigger Counter,的功能是将有一个以上符合触发值的被测信号,使用者可决定触发点是要在第几个符合触发设定的位置进行触发,第一次碰到触发的设定状态时就触发Trigger Counter就要设定为1(预设),第三次碰到触发的设定状态时才触发Trigger Counter就要设定为3,依此类推。
Trigger Counter最大可设至65535次。
总线协议分析实例 – UART总线协议分析译码
孕龙科技的UART总线协议分析模块,可帮助使用者进行UART总线协议分析,透过译码模块可将讯号中的START、DATA、Parity check、STOP等状态直接显示于屏幕上,孕龙科技的UART总线协议分析模块提供了自动侦测Baud Rate功能,软件模块会自动寻找最适合的Baud Rate进行译码,可节省使用者计算Baud Rate的时间。
操作说明
UART总线实际量测–步骤1
将测试线连接至逻辑分析仪讯号连接座上,将测试线另外一端连接至待测物上,依照待测物状况不同,也可以使用配件内的测试钩来连接待测物。
步骤2
依照安装手册第三章所述,进行逻辑分析仪设定,设定完成后启动逻辑分析仪软件及送出待测物讯号进行撷取,撷取完成如图所示。
提示:逻辑分析仪取样率需高过待测目标频率四倍以上才能确保讯号正确。
步骤3
将讯号归纳成总线,按住键盘上的CTRL键不放,在信道列表上以鼠标点选要归纳的讯号信道使其反白,选择完毕后点下鼠标右键选择归纳信号为总线选项,此时信道列表内会增加一组所设定的总线。
提示:进行总线分析时,需依照待测Protocol信道数来设定总线信道数,如IIC便设定两个通道,UART设定一个通道。
步骤4
在新增的总线上点选鼠标右键,选择总线属性,再选择要使用的总线分析模块,每一种总线分析模块均有相对应的参数设定,使用者可在参数设定中依照待测总线内容加以设定。
提示:孕龙科技IIC总线分析模块可依照使用者需求,自行设定IIC中的Address及Data位数,设定范围1 ~ 28 Bits
步骤5
完成设定后,软件模块会将总线内的封包数值显示于屏幕上。
提示:孕龙科技逻辑分析仪软件还有其它强大功能可帮助使用者进行总线分析,如封包列表显示、数据搜寻、脉波宽度搜寻….等等。
配件
主机
125mm x 92mm x 25mm
测试线
8pin*2 / 2pin*1 / 1pin*1
测试钩
2 pieces(颜色随机出货)
USB线
安装光盘
逻辑分析仪,孕龙逻辑分析仪,台湾孕龙逻辑分析仪,ZEROPLUS,ZEROPLUS逻辑分析仪,LAP-C(16032),LAP-C(16032)逻辑分析仪,孕龙LAP-C(16032)逻辑分析仪,台湾孕龙 LAP-C(16032),ZEROPLUS LAP-C(16032)逻辑分析仪.