ZEROPLUS台湾孕龙逻辑分析仪
JTAG 2.0
总线协定分析(IC接口)
【 产品规格 】
通道名称 |
TCK、TDI、TDO、TMS、TREST |
频率 |
Unstable |
电压 |
5V |
应用领域 |
主要应用于可程序化芯片内部逻辑测试,,如CPU,DSP,CPLD/FPGA等。 |
孕龙逻辑分析仪支持分析JTAG总线,1985年欧洲的制造机构为了对集成电路的测试进行研究,后来与北美公司合作,在1986年演变成为JTAG(Joint Test Action Group),1990年时提出IEEE1149.1测试端及周边扫瞄结构[IEEE1149.1b]就是以 JTAG2.0测试标准为基础,在1990年的8月也成为了ANSI (American National Standards Institute)的标准。
应用简介
随着电子技术、封装技术及电路印刷技术不断的发展,印刷电路板体积越来越小,组件密度越来越大,
复杂程度相对提高许多,JTAG还常应用于ISP(In System Programmable 在线烧录),对FLASH等组件进行烧录编码,JTAG原本设计就是针对IC可进行在线烧录,传统生产流程中是先针对芯片进行烧录动作,再将完成的芯片安装至电路板上,透过JTAG能够简化流程直接将芯片安装至电路板,再透过JTAG进行烧录而提升工作效率,除了ISP烧录外,也能够在CPU、DSP、CPLD/FPGA等芯片上发现其应用。
功能介绍
JTAG串行协议分析中共有五条讯号线,其内容如下述:
TCK:同步频率
TDI:输入数据
TDO:输出数据
TMS:状态选择
TREST:重制机制
透过孕龙科技逻辑分析仪串行协议分析功能,能够轻易的将JTAG总线中的TEST_LOGIC、RUN_TEST、SEL_DR等状态透过图块显示方式让使用者一目暸然,再也不需要透过波形进行人工译码的动作,能够加速产品开发的速度也能够节省产品除错的时间。